vivo下一代自研影像芯片將採用AI-ISP架構,將傳統IS

vivo下一代自研影像芯片將採用AI-ISP架構,將傳統ISP低延時、高能效的特點進一步帶入到AI實時處理運算架構中,定製10bit MAC電路,可執行10bit運算,推理延遲較傳統NPU最多降低96%,能效比最高提升200%。基於AI-ISP架構,新品片上內存單元實現升級,故算力能高達1.3萬億bit/s的數據吞吐速率;其次升級AI計算單元,DLA加速器峰值能效比達到每瓦16.3 萬億次運算;第三實現圖像處理單元升級,提升AI-NR降噪、HDR影調融合和MEMC插幀等算法效果。
貼心提醒:
1.本公司所提供之即時報價資訊,不代表勸誘投資人進行期貨交易,且不保證此資料之正確性及完整性。
2.實際可交易商品相關資訊請以主管機關公告為限。